陈宇航都把唐燕秋的人叫来了,这种小忙自然欣然应诺,更何况他也在好奇王世子这家伙究竟又要拿出什么东西来让唐燕秋上钩。
可惜的是隔行如隔山,虽然陈远航怎么说也是个搞软件的,但是对于硬件方面了解的终究不多,只是多看了两眼便懒得再瞅了,那乱七八糟的专业术语跟计算公式看的人头晕。
不过虽然看不懂资料,陈宇航还是看的懂人的表情的。唐燕秋此时全神贯注的模样起码已经说明了王世子没有随便拿份东西来忽悠人。而随着时间的推移,陈宇航发现唐燕秋整个人都已经完全沉迷到资料之中,时而皱眉沉思,时而随手拿起他办公桌上的纸笔记录一番。
更多的时候则直接跟一旁的王世子就地儿探讨起来。
“实现芯片逻辑功能对级的描述,使用的是什么语言?不是vhdl、verilog,难道是你们自己开发的?”
“没错,这是我们为了自己专用智能芯片开发的zlcp设计语言,同样是ieee标准,能够实现所有vhdl的功能,同时增加了对智能模块自定义描述,配套的编译程序已经经过验证,稳定可靠。”
“所以烧录测试也不在需要使用fpga?”
“是的,这种芯片支撑不了我们设计的这款芯片,您继续往下看,我们同样设计了专门的可编程芯片做测试用。”
“这个ic-64指令集体系结构也是你们大唐世子芯片研究出来的?”
“当然,难道您在市场上看到过这种专用的指令集结构?这么说吧,我们的目标是将这个指令集结构做成未来所有智能型芯片的标准。”
“成就行业标准?”
“没错就是这个意思!”
……
“你确定指令性并行度能够提升百分之三十五?”
“当然,这是我们租用过超级电脑进行过模拟环境测试得出的数据。实际上在现实环境中,这个数据还能更高。”
“你们是如何解决设计后的仿真问题?按照这上面的说法,这款芯片的前端设计已经完成,应该已经经过了验证吧?如果真像你说的那样,不管是pys公司还是公司提供的软件都不可能完成这款芯片的仿真工作。”
“当然。我们自然也有自己的仿真软件,但是很抱歉在这里肯定不能给您展示。”
……
陈宇航就这么看着两人飞快的一问一答,他到成了局外人。这位工程师也不是个闲人,自然不可能陪着两人干耗着,干脆直接走出了办公室忙自己的,等过了个把小时。再次回到办公室时,两人依旧保持着他离开时的坐姿盯着他的电脑看着,只是唐燕秋脸上的神色愈发凝重了许多。
看到这一幕陈宇航顿时乐了,干脆毫不客气的拍了拍桌子,等唐燕秋一脸愕然的望向自己适。才开口道:“我说老唐啊,你还真是不跟我客气啊,要研究干脆就答应了王总的邀请,以后... -->>
本章未完,点击下一页继续阅读